# Lab4. Multi-Cycle CPU

## Introduction

이번 과제의 목표는 Lab3에서의 Single Cycle CPU와 비교하여 개선된 이유 및 방법을 분석하고, 이를 통해 Multi Cycle CPU의 동작원리와 과정을 이해 및 구현하는 것이다.

## 1. What to learn

#### a. Multi Cycle vs Single Cycle

Single Cycle CPU는 한 Clock당 하나의 Instruction 밖에 수행하지 못한다. 따라서, Clock 시간이 가장 오래 걸리는 Load Instruction의 시간에 맞춰져야한다. 하지만 이는 효율적이지 않다. Load Instruction이 아닌 다른 Instruction들은 수행하는 시간보다 clock 시간이 길어 그 시간은 낭비가 되기 때문이다.

Multi Cycle CPU는 이를 개선하기 위해, 한 Instruction의 각 State별로 쪼개어 한 Clock당 하나의 State가 수행되도록 한다. 따라서, Clock의 길이는 가장 오래 걸리는 State의 시간에 맞춰야 한다. 이렇게 될 경우, Clock Frequency가 Single Cycle보다 높아지게 되고, Load Instruction이 아닌 다른 Instruction은 각 Instruction이 수행해야하는 State에 대해서만 Clock이 사용되기 때문에, 시간을 절약할 수 있다.

## b. What to Design & Implement

각 Instruction에 대해 어떤 Data Path를 통해 이루어져야하는지를 먼저 파악해야한다. 즉, 어떤 State를 통해 어떻게 Instruction을 수행할 지 디자인해야한다.

Multi Cycle에서는 한 Instruction에서 cycle마다 한 번의 Data Path를 사용하게 되면서 Resource를 Reuse를 할 수 있다. 따라서 Single Cycle에서의 PC Adder를 대신하여 ALU를 사용하거나, Memory도 Instruction Memory와, Data Memory로 구분하지 않고, Timing Difference를 주어 하나의 Single Memory에서 사용하도록 디자인 및 구현해야한다.

그러기 위해서는 각 Resource에서 나온 결과값을 저장해두는 Register (Instruction Register(IR), Memory Data Register(MDR), A, B, ALUOut, PC)가 필요할 것이고, 이 Register에 write하는 여부를 결정하는 signal도 필요할 것이다. 디자인 및 구현시주의하도록 한다.

# Design

## 1. Instruction Control Flow

|                    | ALU_OP                  | ADI_OP                          | ORI_OP              | LHL_OP           | LWD_OP             | SWD_OP              | BNE_OP                                                                                             | BEQ_OP                          | BGZ_OP                          | BLZ_OP                         | JMP_OP          | JAL_OP          | JPR_OP              | JRL_OP          | HLT_OP              | WWD_OP           |
|--------------------|-------------------------|---------------------------------|---------------------|------------------|--------------------|---------------------|----------------------------------------------------------------------------------------------------|---------------------------------|---------------------------------|--------------------------------|-----------------|-----------------|---------------------|-----------------|---------------------|------------------|
|                    | 4'd15                   | 4'64                            | 4'd5                | 4:00             | 4167               | 8                   | 0                                                                                                  | 1                               | 2                               | 3                              |                 | 10              | 15                  | 15              | 15                  | 15               |
|                    |                         |                                 |                     |                  |                    |                     |                                                                                                    |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
| stage 1            | IF.                     | F                               | IF                  | IF.              | F                  | IF.                 | F                                                                                                  | F                               | F                               | IF.                            | F               | IF.             | IF<br>IR <- MEMIPCI | IF.             | IF.                 | IF.              |
|                    | IR <- MEM(PC)           | IR < MEM(PC)                    | IR <- MEM(PC)       | IR <- MEM(PC)    | IR <- MEM(PC)      | IR <- MEM[PC]       | IR <- ME                                                                                           |                                 | IR <- MEM(PC)                   | IR <- MEM(PC)                  | IR <- MEM(PC)   | IR <- MEM(PC)   |                     | IR <- MEM(PC)   | IR <- MEM[PC]       | IR <- MEM[PC]    |
|                    | ir_write = 1            | ir_write = 1                    | ir_write = 1        | ir_write = 1     | ir_smite = 1       | ir_write = 1        | ir_writ                                                                                            |                                 | ir_write = 1                    | ir_write = 1                   | ir_write = 1    | ir_write = 1    | ir_write = 1        | ir_write = 1    | ir_write = 1        | ir_write = 1     |
|                    | mem_read = 1            | mem_read = 1                    | mem_read = 1        | mem_read = 1     | mem_read = 1       | mem_read = 1        | mem_re                                                                                             | 1830 = 1                        | mem_read = 1                    | mem_read = 1                   | mem_read = 1    | mem_read = 1    | mem_read = 1        | mem_read = 1    | mem_read = 1        | mem_read = 1     |
|                    |                         |                                 |                     | goto WB          |                    |                     |                                                                                                    |                                 |                                 |                                | next PC         | next WB         |                     |                 | next PC             |                  |
| stage2             | ID                      | ID                              | ID                  |                  | ID                 | ID                  | ID                                                                                                 | ID ID                           | ID                              | ID III                         |                 |                 | ID                  | ID              |                     | ID               |
|                    | A ← RF[rs]              | A <- RF(rs)                     | A <- RF(rs)         |                  | A <- RF[rs]        | A <- RF(rs)         | R->A                                                                                               |                                 | A<-RF[rs]                       | A<-RF[rs]                      |                 |                 | A<-RF[rs]           | A<-RF[rs]       |                     | AGRF[rs]         |
|                    | B <- RF(r)              | B <- RF(rt)                     | B <- RF(rt)         |                  | B <- RF(rt)        | 8 <- RF[r]          | B <r< td=""><td></td><td></td><td></td><td></td><td></td><td></td><td></td><td></td><td></td></r<> |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
|                    | A_write = 1             | A_write = 1                     | A_write = 1         |                  | A_write = 1        | A_write = 1         | A_writ                                                                                             | te = 1                          | A_write = 1                     | A_write = 1                    |                 |                 | A_write = 1         | A_write = 1     | is_halted = 1       | A_write = 1      |
|                    | B_write = 1             | B_write = 1                     | B_write = 1         |                  | B_write = 1        | B_write = 1         | B_writ                                                                                             | n = 1                           |                                 |                                |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 |                     |                  |                    |                     |                                                                                                    |                                 |                                 | ALUQui = PC + imm              |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 |                     |                  |                    |                     | ALUOut = PC + imm                                                                                  | ALUOut = PC + imm               | ALUOut = PC + imm               |                                |                 |                 |                     | 1400            |                     |                  |
|                    | EXE                     | EXE                             | EXE                 |                  | EXE                | EXE                 | ALUOut write = 1<br>EXE                                                                            | ALUOut write = 1<br>EXE         | ALUOut write = 1<br>EXE         | ALUOut write = 1<br>EXE        |                 |                 | goto PC             | goto WB         |                     | goto PC          |
| stage3             |                         |                                 |                     |                  | ALUQut < A + Imm   | ALUOut < A + Imm    | boon = A-BI=0 ? 1 : 0                                                                              | boon = A-B==0 ? 1 : 0           | boon = A>0 ? 1 : 0              | bcon = A>0 ? 1 : 0             |                 |                 |                     |                 |                     |                  |
|                    | alu sinte = 1           | alu_write = 1                   | alu_write = 1       |                  | alu_write = 1      | alu write = 1       | alu sinte = 0                                                                                      | alu write = 0                   | alu serite = 0                  | alu serite = 0                 |                 |                 |                     |                 |                     |                  |
|                    | alu sro A = A           | alu sro A = A                   |                     |                  | alu sro A = A      | alu sro A = A       |                                                                                                    | alu_write = 0                   | alu sro A = A                   | alu sro A = A                  |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 | alu_sro_A = A       |                  |                    |                     | alu_sro_A = A                                                                                      |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
|                    | alu_src_B = B           | alu_sro_B = Imm<br>alu_op = ADD | alu_sro_B = Imm     |                  | alu_sro_B = Imm    | alu_sro_B = Imm     | alu_sro_B = B                                                                                      | alu_sro_B = B                   | alu_sro_B = 0                   | alu_sro_B = 0                  |                 |                 |                     |                 |                     |                  |
|                    | alu_ap = func_code(2:0) | au_op = AUU                     | alu_op = ORR        |                  | alu_op = ADD       | alu_op = ADD        | alu_op = SUB                                                                                       | alu_op = SUB                    | alu_op = SUB                    | alu_op = SUB                   |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 |                     |                  |                    |                     | branchtype = BNE                                                                                   | branchtype = BEQ                | branchtype # BGZ                | branchtype = BLZ               |                 |                 |                     |                 |                     |                  |
|                    | goto WB                 | goto WB                         | goto WB             |                  | goto MEM           | goto MEM            | goto PC                                                                                            | goto PC                         | goto PC                         | goto PC                        |                 |                 |                     |                 |                     |                  |
| stage 4            |                         |                                 |                     |                  | MEM                | MEM                 |                                                                                                    |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 |                     |                  | MDR <- MEM(ALUOut) | MEM(ALUOut) <- B    |                                                                                                    |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 |                     |                  | mem_read = 1       | mem_write = 1       |                                                                                                    |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 |                     |                  | mdr_write = 1      |                     |                                                                                                    |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
|                    |                         |                                 |                     |                  |                    |                     |                                                                                                    |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |
| stage 5            | VMB                     | VVB                             | WB                  | V/B              | goto V/B<br>V/B    |                     |                                                                                                    |                                 |                                 |                                |                 | WB              |                     | VVB             |                     |                  |
| - Tage V           | RFIrd1 <- ALUQue        | RF(rt) <- ALUOut                | RFIrtl < ALUQut     | RF[rt] ← Imm     | RF(rt) <- MDR      |                     |                                                                                                    |                                 |                                 |                                |                 | RFIZI ← PC      |                     | RFIZI <- PC     |                     |                  |
|                    | reg_dst = rd            | reg_dst = rt                    | reg_dst = rt        | reg_dst = rt     | reg_dst = rt       |                     |                                                                                                    |                                 |                                 |                                |                 | reg_dst = 2     |                     | reg_dst = 2     |                     |                  |
|                    | reg write = 1;          | reg_write = 1;                  | reg_write = 1;      | reg write = 1;   | reg.write = 1      |                     |                                                                                                    |                                 |                                 |                                |                 | reg write = 1   |                     | reg write = 1   |                     |                  |
| mem_to_reg[1:0]    |                         | write_data = ALUOut             |                     |                  | write_data = MOR   |                     |                                                                                                    |                                 |                                 |                                |                 | write_data = PC |                     | write_data = PC |                     |                  |
|                    | goto PC                 | goto PC                         | goto PC             | goto PC          | goto PC            |                     |                                                                                                    |                                 |                                 |                                |                 | goto PC         |                     | goto PC         |                     |                  |
| stageS (PC update) |                         | PC <- alu_result                | PC <- alu_result    | PC <- alu_result | PC <- alu_result   | PC <- alu_result    | PC = boon ? ALUOut : alu result                                                                    | PC = boon ? ALUOut : alu result | PC = bcon ? ALUOut : alu_result | PC = boon ? ALUOut : alu resul | PC <- Tarpet    | PC <- Target    | PC <- A             | PC <- A         | PC <- alu_result    | PC <- alu_result |
|                    | po_write = 1            | po_write = 1                    | po_write = 1        | po_write = 1     | po_write = 1       | po_write = 1        | po_write = 1                                                                                       | po_write = 1                    | po_write = 1                    | po_write = 1                   | po_write = 1    | po_write = 1    | po_write = 1        | po_write = 1    | po_write = 1        | po_write = 1     |
|                    |                         |                                 | po_sro = alu_result |                  |                    | pc_src = alu_result |                                                                                                    |                                 |                                 |                                | po_arc = Target | pc_are = Target | po_src = A          | po_src = A      | pc_src = alu_result |                  |
|                    | alu write = 0           | alu write = 0                   | alu write = 0       | alu_write = 0    | alu write = 0      | alu write = 0       | alu_write = 0                                                                                      | alu write = 0                   | alu serite = 0                  | alu serite = 0                 |                 |                 |                     |                 | alu write = 0       | alu write = 0    |
|                    | alu_sro_A = PC          | alu_sro_A = PC                  | alu_sro_A = PC      | alu_sro_A = PC   | alu_sro_A = PC     | alu_sro_A = PC      | alu_sro_A = PC                                                                                     | alu_sro_A = PC                  | alu_sro_A = PC                  | alu_sro_A = PC                 |                 |                 |                     |                 | alu_src_A = PC      | alu_sro_A = PC   |
|                    | alu_sro_B = 1           | alu_src_B = 1                   | alu_are_B = 1       | alu_src_B = 1    | alu_src_B = 1      | alu_are_B = 1       | alu_arc_B = 1                                                                                      | alu_are_B = 1                   | alu_src_B = 1                   | alu_src_B = 1                  |                 |                 |                     |                 | alu_sro_B = 1       | alu_src_B = 1    |
|                    |                         | alu op = ADD                    | alu oo = ADD        | alu op = ADD     | alu op = ADD       | alu op = ADD        | alu op = ADO                                                                                       | alu oo = ADD                    | alu op = ADD                    | alu op = ADD                   |                 |                 |                     |                 | alu co = ADD        | alu op = ADD     |
|                    | alu_op = ADD            |                                 |                     |                  |                    |                     |                                                                                                    |                                 |                                 |                                |                 |                 |                     |                 |                     |                  |

위의 사진은 각 Instruction에 대해 어떤 Flow를 따라 어떻게 계산되는지, Control Unit에서 어떤 Signal이 필요한지 Excel에서 Design하였다.

|          | IF              | ID                          | EXE               | MEM                | WB                  | PCUpdate                           |
|----------|-----------------|-----------------------------|-------------------|--------------------|---------------------|------------------------------------|
| ALU      |                 | A <-<br>RF[rs]<br>B<-RF[rt] | ALUOut <- A O B   |                    | RF[rd] <-<br>ALUOut | PC <- alu_result<br>(PC+1)         |
| ADI, ORI |                 | A <-<br>RF[rs]<br>B<-RF[rt] | ALUOut <- A O Imm |                    | RF[rt] <-<br>ALUOut | PC <- alu_result<br>(PC+1)         |
| LHI      |                 |                             |                   |                    | RF[rt] <- lmm       | PC <- alu_result<br>(PC+1)         |
| LWD      |                 | A <-<br>RF[rs]<br>B<-RF[rt] | ALUOut <- A + Imm | MDR <- MEM[ALUOut] | RF[rt] <- MDR       | PC <- alu_result<br>(PC+1)         |
| SWD      |                 | A <-<br>RF[rs]<br>B<-RF[rt] | ALUOut <- A + Imm | MEM[ALUOut] <- B   |                     | PC <- alu_result<br>(PC+1)         |
| BXX      | IR<-ME<br>M[PC] | A <-<br>RF[rs]<br>B<-RF[rt] | bcon? 1 : 0       |                    |                     | PC <- bcond ?<br>ALUOut:alu_result |
| JMP      |                 |                             |                   |                    |                     | PC <- Target                       |
| JAL      |                 |                             |                   |                    | RF[2] <- PC         | PC <- Target                       |
| JPR      |                 | A <-<br>RF[rs]<br>B<-RF[rt] |                   |                    |                     | PC <- A                            |
| JRL      |                 | A <-<br>RF[rs]<br>B<-RF[rt] |                   |                    | RF[2] <- PC         | PC <- A                            |
| HLT      |                 |                             |                   |                    |                     | PC <- alu_result<br>(PC+1)         |
| WWD      |                 | A <-<br>RF[rs]<br>B<-RF[rt] | Output_port <- A  |                    |                     | PC <- alu_result<br>(PC+1)         |

Excel을 간단히 요약하면 위와 같다.

이 작업을 통해 각 Instruction이 어떤 Flow따라 State를 거쳐 수행되는지 파악할 수있었고, control unit에서 어떤 Signal이 필요한 지, 어떤 State로 넘어가야하는지에 대해 쉽게 디자인할 수 있었다. 그 결과는 아래의 Submodule의 control unit part에서 설명할 것 이다.

## 2. Sequential Control (FSM)



Instruction별 state 이동을 요약한 FSM이다. 이 Finite State Machine은 Mealy Machine이며, State는 총 6개로 구분되어있다. Instruction 종류가 적혀있지 않은 State이동은 표기된 Instruction 외의 모든 Instruction 종류에 대해 Default한 State 이동을 뜻한다. 매 clock 마다 state 이동이 일어난다.

## 3. Submodules

Submodule은 ALU, ALU Control Unit, ImmGen, Register file, Control Unit의 5개의 submodule과 6개의 Mux들로 구성하였다.,

## a. ALU



Input : alu\_input\_1, alu\_input\_2 (alu operand)

Signal : alu\_funccode (수행할 operation을 결정)

branchType (Branch 계산종류를 결정)

Output : alu\_result (operation 결과)

bcond (branch 여부)

ALU의 경우 Lab3에서 제작하였던 방식을 사용하되, branch의 결과에 따라 bcond 결과를 같이 output하도록 제작하였다.

## b. ALU Control Unit



Input: opcode (branch type을 결정)

Signal : alu\_op (alu operation을 결정)

Output Signal : branch\_type, alu\_funccode (alu operation type 결정)

## c. ImmGen (immediate generator)



Input: InstReg (Instruction)

Output : immediate (instruction에 따라 immediate를 generate한 결과)

## d. Register File



Input: read1, read2 (read할 register)

write\_reg (write할 destination register), write\_data (write할 data)

Signal : reg\_write (write여부를 결정), clk

Output : read\_out1, read\_out2 (read한 결과)인 로 구성되어 있다.

Register File의 경우 Lab3에서 제작하였던 방식을 사용하되, write reg와 write data값에 각각의 mux output이 들어가게 디자인 하였다.

#### e. Control Unit



Control Unit에서는 각 instruction에 따라 필요한 control signal이 출력되도록 디자인하였다. Instruction Control Flow Excel 작업을 하며, instruction별로 각 Stage에서 필요한 Control signal을 알게 되었으며, 이는 아래와 같다.

## i. Mux Control Signal

먼저 PC, ALU Input1,2, Memory, Register의 Write data, Write Register는 한 input port에 instruction에 따라 다른 값이 들어간다. 이를 제어하기 위한 Mux가총 6개 필요하고, 이 MUX 제어하는 signal 또한 필요하다.

- PC pc\_src
- ALU Input 1 alu\_src\_A
- ALU Input 2 alu\_src\_B
- Memory i\_or\_d
- Write Data mem\_to\_reg
- Write Reg reg\_dst

#### ii. Register Write Control Signal

Multicycle에서는 PC, InstReg, MemReg, A, B, ALUOut라는 추가 Register가 생겼고, 이에 Write할 것인지 아닌지 여부를 결정하는 write signal이 필요하다.

- PC pc\_write, pc\_write\_not\_cond
- InstReg ir\_write
- MemReg mdr\_write
- A A\_write
- B B\_write
- ALUOut alu\_write

그 이외의 Signal은 대부분 Single Cycle CPU에서 사용한 Signal으로 자세한 설명은 생략하겠다.

## f. Mux

## i. Memory Mux



Mux Signal : i\_or\_d - 0 : PC

- 1 : ALUOut

## ii. Write Reg Mux



Mux Signal: reg\_dst - 0: rd

- 1 : rt

- 2 : 2

## iii. Write Data Mux



Mux Signal : mem\_to\_reg - 0 : ALUOut

- 1 : immediate

- 2 : MemReg

- 3 : PC

## iv. ALUMux1



Mux Signal : reg\_dst - 0 : A

- 1 : PC

## v. ALUMux2



Mux Signal : alu\_src\_B - 0 : B
- 1 : immediate
- 2 : 1
- 3 : 0

## vi. PCMux



Mux Signal : pc\_src - 0 : alu\_result
- 1 : ALUOut
- 2 : A
- 3 : Target

## 4. Top-level module (CPU)

Top level module인 cpu의 DataPath를 아래와 같이 디자인하였다. (위의 각 module 및 mux를 상황에 맞게 연결한 것이다.)



Submodule과 MUX의 Input과 Output을 연결하고, Instruction Decode하는 과정이 top level에서 진행된다. Control unit의 몇몇 signal들을 통해 수행할 기능을 제어하고, 자세한 구현은 아래의 implementation에서 설명하도록 하겠다.

## Implementation

## 1. Control Unit

control unit에서는 IF, ID, EXE, MEM, WB, PCUpdate로 state를 나누고 posedge clk마다 state를 update한다. 각 state에 맞게 control value를 설정한다.

```
always @(posedge clk) begin
  if (!reset_n) state <= 0;
  else state <= next_state;
end</pre>
```

위의 always구문은 state update를 담당하며 clk dependent하다. state가 바뀌면 아래의 always 구문에 의해 control value와 next state가 설정된다.

IF에서는 memory에서 instruction을 읽어오기 위해 mem\_write를 1로 만들어준다. 읽어온 명령어를 instruction register에 저장하기 위해 ir\_write를 1로 설정한다. 나머지 signal들을 초기화 시켜준다.

halt instruction을 제외한 나머지 명령어는 ID stage로 이동한다. halt의 경우는 signal을 주어 machine을 중단시킨다.

```
ID: begin
is_halted = 0;
pc_write = 0; pc_write_not_cond = 0;
ir_write = 0; mdr_write = 0; A_write = 1; B_write = 1; alu_write = 0;
mem_read = 0; mem_write = 0;
reg_write = 0;
i_or_d = 0;

case (opcode)

`BNE_OP, `BEQ_OP, `BGZ_OP, `BLZ_OP: begin //ALUOut = PC + Imm + 1
alu_src_A = `ALUSrcA_PC;
alu_src_B = `ALUSrcB_IMM;
alu_op = `FUNC_ADD;
alu_write = 1;
end
endcase

// set next state
case (opcode)

`LHI_OP : next_state = `WB;
`JMP_OP : next_state = `WB;
`JML_OP : next_state = `WB;
`JRL_OP, `JPR_OP, `WMD_OP: begin
case (funccode)

`INST_FUNC_JPR : next_state = `WB;
`INST_FUNC_JPR : next_state = `PCUpdate;
default : next_state = `EXE;
endcase
end
default : next_state = `EXE;
endcase
end
```

ID에서는 RF에서 읽은 값을 register에 저장하기 위해서 A\_write, B\_write를 1로 설정한다. opcode에 따라 next state를 정해준다. branch instruction의 경우는 target address를 ID에서 미리 계산하여 alu register에 저장한다.

EXE 단계에서는 ALU를 이용하여 각 명령어에서 요구하는 연산을 수행한다. 따라서 명령어에 맞는 ALU src와 op을 설정해준다. 필요한 경우 alu\_write를 1로 설정해 연산결과를 저장한다.

MEM stage를 거치는 명령어는 LWD와 SWD가 있다. LWD의 경우 mem\_read와 mdr\_write를 1로 설정해 memory 값을 읽고 register에 저장한다. SWD의 경우 mem\_write를 1로 설정하여 memory write를 수행한다.

```
`WB : begin
    is_halted = 0;
    pc_write = 0; pc_write_not_cond = 0;
    ir_write = 0; mdr_write = 0; A_write = 0; B_write = 0; alu_write = 0;
    mem_read = 0; mem_write = 0;
    reg_write = 1;
    i_or_d = 0;

case {\left(opcode)}

    `ADI_OP, 'ORI_OP: begin reg_dst = `RegDst_RT; mem_to_reg = `MemToReg_ALUOut; end
    `LHI_OP : begin reg_dst = `RegDst_RT; mem_to_reg = `MemToReg_IMM; end
    `JAL_OP : begin reg_dst = `RegDst_2'; mem_to_reg = `MemToReg_PC; end
    `LMD_OP : begin reg_dst = `RegDst_RT; mem_to_reg = `MemToReg_MDR; end
    default: begin
    case(funccode)

    `INST_FUNC_JRL : begin reg_dst = `RegDst_2'; mem_to_reg = `MemToReg_PC; end
    default : begin reg_dst = `RegDst_RD; mem_to_reg = `MemToReg_ALUOut; end
    endcase
    end
    endcase

// set next state
    next_state = `PCUpdate;
end
```

WB은 계산 결과나 load한 정보를 register file에 쓰는 stage이다. reg\_write를 1로 설정해 register write를 허용한다. 각 명령어에 따라 쓸 레지스터 번호와 data를 설정한다.

```
case (opcode)
  `JMP_OP, `JAL_OP : pc_src = `PCSrc_Target;
`BNE_OP, `BEQ_OP, `BGZ_OP, `BLZ_OP: begin
    alu_write = 0;
    alu_src_A = `ALUSrcA_PC;
alu_src_B = `ALUSrcB_1;
    alu_op = `FUNC_ADD;
    if(bcond) begin
     pc_write_not_cond = 0;
      pc_src = `PCSrc_ALUOut;
      pc_write_not_cond = 1;
      pc_src = `PCSrc_ALURes;
   `ADI_OP, `ORI_OP, `LHI_OP, `LWD_OP, `SWD_OP : begin
    alu_write = 0;
    alu_src_A = `ALUSrcA_PC;
    alu_src_B = `ALUSrcB_1;
    alu_op = `FUNC_ADD;
   pc_src = `PCSrc_ALURes;
   `ALU_OP : begin
    case (funccode)
       `INST_FUNC_JPR, `INST_FUNC_JRL: pc_src = `PCSrc_A;
       `INST_FUNC_WWD : begin
         alu_write = 0;
         alu_src_A = `ALUSrcA_PC;
alu_src_B = `ALUSrcB_1;
         alu_op = `FUNC_ADD;
pc_src = `PCSrc_ALURes;
        alu_write = 0;
         alu_src_A = `ALUSrcA_PC;
alu_src_B = `ALUSrcB_1;
        alu_op = `FUNC_ADD;
pc_src = `PCSrc_ALURes;
next_state = `IF;
```

PCUpdate에서는 PC\_write를 1로 설정하여 PC에 next PC 값이 써지도록 한다. jump의 경우 target을 사용하고 branch의 경우에는 bcond에 따라 PC+1과 target address 중 선택한다. 그외의 경우에서는 모두 PC+1로 설정한다.

#### 2. ALU Control Unit

```
always @(*) begin
  case(opcode)
    `BNE_OP : branch_type = `BNE;
    `BEQ_OP : branch_type = `BEQ;
    `BGZ_OP : branch_type = `BGZ;
    `BLZ_OP : branch_type = `BLZ;
    endcase
    alu_funccode = alu_op;
end
```

branch instruction의 type을 구분할 수 있는 변수인 branch\_type을 초기화하고 alu\_funccode를 설정한다.

설정한 정보들은 ALU unit에서 수행하는 연산과 bcond 설정에 영향을 준다.

#### 3. Submodules

## a. ALU

```
always @(*) begin
   case(alu func code)
        `FUNC_ADD : alu_result = alu_input_1 + alu_input_2;
       `FUNC_SUB : begin
           alu_result = alu_input_1 - alu_input_2;
           case (branch_type)
               `BNE : bcond = alu_result != 0 ? 1 : 0;
               `BEQ : bcond = alu_result == 0 ? 1 : 0;
               `BGZ : bcond = alu_result > 0 ? 1 : 0;
               `BLZ : bcond = alu_result < 0 ? 1 : 0;
               default : bcond = 0;
       `FUNC_AND : alu_result = alu_input_1 & alu_input_2;
       `FUNC_ORR : alu_result = alu_input_1 | alu_input_2;
       `FUNC_NOT : alu_result = ~ alu_input_1;
       `FUNC_TCP : alu_result = ~ alu_input_1 + 1;
       `FUNC_SHL : alu_result = alu_input_1 << 1;
       `FUNC_SHR : alu_result = alu_input_1 >>> 1;
```

이전 Lab에서 구현한 ALU module과 흡사한 구조를 가진다. branch type에 따라 bcond을 설정하는 부분이 추가되었다. 설정된 bcond는 Control unit에서 next PC 값을 정할 때 사용된다.

#### b. Register File

4개의 register를 가지고 있으며 이전 과제와 동일하므로 코드는 생략한다.

#### c. Imm Gen

opcode에 따라 immediate extension을 수행하는 모듈이다. 이전 과제의 cpu.v에서 immediate value를 생성하는 원리와 동일하므로 코드는 생략한다.

#### 4. CPU

위에서 서술한 module들을 모두 선언하여 만들어준다. 모든 동작은 Control unit의 signal들에 의해 제어된다.

```
always @(posedge clk) begin
   if(!reset_n) begin
   PC <= 0;
   num_inst <= 0;
   InstReg <= 0;
   MemReg <= 0;
   A <= 0;
   B <= 0;
   ALUOut <= 0;
end
else begin
   if (A_write) begin A <= read_out1; end
   if (B_write) begin B <= read_out2; end
   if (alu_write) begin ALUOut <= alu_result; end
   if (ir_write) InstReg <= MemData;
   if (mdr_write) MemReg <= MemData;

if (pc_write || pc_write_not_cond && !bcond) begin //pc_write
   num_inst <= num_inst + 1; //new instruction
   PC <= PC_NXT;
   end
end</pre>
```

A, B, ALUOut, instruction register, memory register, PC는 모두 write signal이 있을 경우, clk dependent하게 값을 저장한다.

```
always @(*) begin

opcode = InstReg[15:12];
    rs = InstReg[11:10];
    rt = InstReg[9:8];
    rd = InstReg[7:6];
    funccode = InstReg[5:0];
    target = InstReg[11:0];

    read1 = rs; read2 = rt;

    if(pc_write) begin
        if (opcode == `WWD_OP && funccode == `INST_FUNC_WWD) output_port = A;
    end

    address = MemoryMuxOut;
    MemData = data;

    if (pc_write || pc_write_not_cond && !bcond) PC_NXT = PCMuxOut;
end
```

fetched instruction을 쪼개서 저장한다. (ID) WWD 명령어인 경우 output port의 값을 설정하여 cpu 외부에 알린다.

## **Discussion**

대부분의 Module을 구현하는 것은 SingleCycle을 구현할 때와 거의 유사하여 크게 힘든 부분이 없었다. 하지만 Control Unit을 구현하는 것이 가장 힘들었던것 같다. 처음에 간단히 디자인만 하고 Control unit을 짰더니 세세하게 놓치는 부분이 많아, Excel로 Instruction별 수행해야하는 Flow를 구체적으로 설계하여 Implement해보았다. 처음 간단히 디자인하여 control unit을 구현할 때 state를 IF, ID, EXE, MEM, WB로만 나누고 next state가 IF인 경우에 PC를 계산하여 더해주는 방식을 선택했다. 하지만 Excel로 Flow를 계산해본 결과 해당 방법은 EXE 다음에 IF로 가는 branch instruction의 경우 EXE과정에서 ALU를 2번 사용해야 했다. 이를 해결하기 위해 EXE를 2개로 나누는 방법과 PCUpdate state를 추가하는 방법 중에 좀 더 직관적인 두 번째 방법을 선택했다. 변경된 설계는 branch instruction이 요구하는 1) target address 2) PC+1 3) bcond 계산을 모두 다른 state에서 수행하여 하나의 state에서 동일 resource(ALU)를 두 번 이상 사용하게 되는 상황을 방지하였다.

이외에도 PC Update state를 사용하지 않고 PC+1 연산을 IF에서 수행하는 방법이 있다. 이 방법은 instruction 당 clock 수를 1만큼 줄여주기 때문에 좀 더 효율적이다. 하지만 시간부족으로 구현하지 못해 아쉬웠다.

## Conclusion

multi-cycle CPU의 동작 방식을 이해하고 구현하였다.

FSM의 개념과 각 state의 역할, control value들의 역할을 알고 control unit을 구현하였으며, 이외의 다른 Submodule도 역할에 맞게 구현하였다. 또한, 이를 이용하여 cpu 내부의 모든 연산을 제어하였다.

아래는 Lab4에서 TestBench에 주어진 경우를 모두 통과한 모습이다.

```
VSIM 2> run -all
# Clock # 4510
# The testbench is finished. Summarizing...
# All Pass!
# ** Note: $finish : C:/intelFPGA_pro/20.4/lab4/cpu_TB.v(151)
# Time: 451150 ns Iteration: 2 Instance: /cpu_TB
```